首页    期刊浏览 2024年11月30日 星期六
登录注册

文章基本信息

  • 标题:Rekabentuk Pendarab Titik Apungan 32BIT Bertalian Paip Menggunakan Sistem Pembangunan VHDL
  • 本地全文:下载
  • 作者:Noorzaily Mohamed Noor ; Mashkuri Haji Yaacob
  • 期刊名称:Malaysian Journal of Computer Science
  • 印刷版ISSN:0127-9084
  • 出版年度:2001
  • 卷号:14
  • 期号:1
  • 出版社:University of Malaya * Faculty of Computer Science and Information Technology
  • 摘要:Kertas kerja ini menghuraikan sebuah pendarab titik apungan (PTA) 32bit bertalian paip 18MHz yang direkabentuk menggunakan bahasa perihalan perkakasan VHDL, peralatan sintesis Synopsys FPGA Express dan peralatan pemetaan Xilinx Alliance. PTA ini menggunakan 1007 CLB dan 100 IOB di mana peranti pemetaan yang digunakan ialah xc4036xlbg4322 daripada pustaka XC4000 Xilinx FPGA. Pendarab ini mengandungi tiga tahap talian paip yang berlainan fungsi. Tahap pertama melaksanakan penjanaan dedarab dan penambahan dedarab secara simpanbawa dan penambahan eksponen. Ia menggunakan algoritma Booth tertib kedua dan pepohon Wallace dengan pemampat 42. Tahap kedua pula melakukan penambahan bawaan rambatan akhir, penormalan mantisa dan pembetulan eksponen manakala tahap ketiga mengandungi pembundaran, penormalan semula mantisa dan pembetulan semula eksponen. Dengan menggunakan kekayaan algoritma dalam VHDL, peralatan sintesis serta peralatan pemetaan, ianya dapat membantu dalam masalah merekabentuk, membuat penganalisaan samada melalui skematik, gelombang pemasaan atau tinjauan isyarat dan pembolehubah. Selain daripada itu ia juga dapat membina cip yang ‘right at first time’.
  • 关键词:VHDL; Pendarab titik apungan; Aritmetik Komputer
国家哲学社会科学文献中心版权所有